| 需要金币: |
资料包括:完整论文 | ![]() | |
| 转换比率:金额 X 10=金币数量, 例100元=1000金币 | 论文字数:15392 | ||
| 折扣与优惠:团购最低可5折优惠 - 了解详情 | 论文格式:Word格式(*.doc) |
摘 要:就当下而言,由于各种系统集成芯片和模拟集成电路中都大范围的应用了基准源(包含电压基准和电流基准)。因而其作为IC电路中的关键组成部分,起着重要作用。 基准是与工艺、电压、温度无关,在温度上拥有明确特性的直流电压或电流直流量。通过提高它的温度抑制比和电源抑制比的方式可以满足其要求。 本文的首要目标是运用Cadence公司开发的 Virtuoso子系统结合65nm工艺设计规则文件获得模拟电路中带隙基准的版图并使用Calibre对其验证。在版图设计过程中,通过电阻、双极型晶体管、MOS管的匹配以及保护环的设计,有效减小了失配和噪声干扰,避免了闩锁效应。
关键词:带隙基准;版图设计;匹配设计;版图验证
目 录 摘 要 ABSTRACT 第一章 绪论-1 1.1 引言-1 1.2 课题背景-2 1.3 版图设计基础-2 1.3.1 版图和电路以及工艺间的关系-2 1.3.2 集成电路制造流程-3 1.3.3 版图设计流程-4 第二章 版图设计软件与设计规则介绍-6 2.1 设计软件介绍-6 2.2 设计规则介绍-6 2.2.1 版图的设计要求-6 2.2.2 宽度设计-7 2.2.3 间隙要求-7 2.2.4 间距限制-8 2.2.5 扩展限制-8 2.2.6 交叠限制-8 2.2.7 通用准则-9 第三章 带隙基准的电路原理分析-10 3.1 原理图电路-10 3.2 各个器件的属性-12 第四章 带隙基准的版图设计-15 4.1 软件启动以及建库-15 4.2 版图设计的分层和连接-17 4.3 器件的匹配-18 4.3.1 匹配的概述-18 4.3.2失配带来的影响-18 4.3.3 匹配的规则-19 4.3.4 MOS器件的匹配要求-19 4.3.5 MOS晶体管的匹配设计-20 4.3.6 电阻的匹配设计-21 4.3.7 双极型晶体管(BJT)的匹配设计-22 4.3.9 匹配的总结-24 4.4 保护环的设计-24 4.4 总体版图-26 第五章 带隙基准的版图验证-28 5.1 版图验证的概述-28 5.2 带隙基准版图的DRC验证-29 5.3 带隙基准版图的LVS验证-31 第六章 总结-35 参考文献-36 致谢-37 |

